FPGA

关注457人关注
我要报错
FPGA(Field-Programmable Gate Array),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
  • 开发板概述

    开发板(demo board)是用来进行嵌入式系统开发的电路板,包括中央处理器、存储器、输入设备、输出设备、数据通路/总线和外部资源接口等一系列硬件组件。开发板一般由嵌入式系统开发者根据开发需求自己订制,也可由用户自行研究设计。开发板是为初学者了解和学习系统的硬件和软件,同时部分开发板也提供的基础集成开发环境和软件源代码和硬件原理图等。常见的开发板有51、ARM、FPGA、DSP开发板。

  • 嵌入式开发结构和流程

    嵌入式开发是指利用分立元件或集成器件进行电路设计、结构设计,再进行软件编程(通常是高级语言),实验,经过多轮修改设计、制作,最终完成整个系统的开发。

  • GDDR6给FPGA带来的大带宽存储优势以及性能测试

    随着互联网时代的到来,人类所产生的数据发生了前所未有的、爆炸性的增长。IDC预测,全球数据总量将从2019年的45ZB增长到2025年的175ZB[1]。同时,全球数据中近30%将需要实时处理,因而带来了对FPGA等硬件数据处理加速器的需求。如图1所示。

  • 数字解调器设计与实现

    摘要:针对通信系统中解调电路体积大、结构复杂、抗干扰能力差等缺点,通过深入研究数字解调原理,设计并实现了基于FPGA的QPSK全数字中频解调器。该系统采用数字Costas环来完成载波同步电路设计,同时采用基于Gardner算法的位同步环路完成符号抽样判决处理,并利用Modelsim和Matlab等软件对各个关键技术模块进行了仿真验证,最后通过在线调试得到测试结果。测试结果表明,该数字解调系统具有较高的数据传输速率、较低的误码率以及较大的载波同步及位同步捕获带宽。

  • Speedster7t FPGA芯片中GDDR6硬核控制器详解

    为了适应未来硬件加速、网络加速对片外存储器的带宽需求,目前市面上的高端FPGA主要采用了两种解决方法。第一种最常见的就是HBM2高带宽存储器,2016年1月,HBM的第二代技术HBM2正式成为工业标准。集成了HBM2存储器的高端FPGA可以提供高达460GB/s的带宽,但是因为HBM2技术工艺要求高,目前芯片的良率和产量都会受到很大的影响,所以集成HBM2的高端FPGA成本一直居高不下。第二种是GDDR6存储器,2018年,GDDR6发布,数据速率达到了16Gbps。Achronix看中了GDDR6在数据存储中的带宽优势,在新一代7nm工艺的Speedster7t FPGA集成了GDDR6硬核控制器,最高可支持高达512GB/s的带宽,同时可以有效地控制使用成本。

  • fpga是什么

    FPGA是在PAL、GAL等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。

  • fpga和单片机的区别

    FPGA采用了逻辑单元阵列LCA(Logic Cell Array)这样一个概念,内部包括 可配置逻辑模块CLB(Configurable Logic Block)、输出输入模块IOB(Input Output Block)和内部连线(Interconnect)三个部分。

  • 激光成像探测时序控制设计与实现

    摘要:在激光成像探测系统中,时序控制是完成图像信号提取的关键技术。文中根据系统硬件最小化设计原则,采用多通道复用方法,完成了时序控制的软硬件设计,实现了激光器控制、多通道测距及多通道目标强度信息的提取。

  • 基于FPGA三相正弦信号发生器的设计

    摘要:波形平滑、频率稳定的正弦信号是仿真研究的重要前提。为了能够方便地产生此信号,文章提出了一种基于DDS技术的正弦信号发生器的设计方法。该方法利用FPGA芯片及D/A转换器,采用直接数字频率合成(DDS)技术,设计并实现了相位、频率可控的相位相差120的三相正弦信号发生器。同时把在Matlab环境中用DSPBuilder画的原理图转化为VHDL语言,然后通过信号分析在Quartusll中模拟仿真,最终下载到FPGA试验箱,这样,接上示波器即可观察到三相正弦信号。文章给出了基于FPGA的三相正弦信号波形的设计方法,并经软件仿真测试验证及硬件测试,结果表明,该系统具有较高的精度和稳定性。

  • 一种基于FPGA实现的视频流可靠传输方案

    摘要:介绍了一种用FPGA实现的基于UDP协议的新型视频流传输系统;分析了系统中各个组成部分的设计方法;同时结合测试方案得出实际的测试结果,测试结果表明,本系统能达到设计需求的目标;最后对系统做出总结并给出一种改进型方案及其应用市场的预测。

  • 基于 FPGA 的肤色检测设计与实现

    摘 要 :在 Matlab 上采用肤色范围静态肤色建模方式,利用阈值化法统计输入像素在 YCbCr 色彩空间下色度Cb,Cr 的集中落点区域 ;采取基于 YCbCr 信号阈值的肤色分割,灰阶值作为肤色检测结果的输出,在 Quartus Ⅱ 上进行功能仿真,FPGA 验证表明 :在所用资源比较少的情况下,可实现人体肤色的实时检测。

  • 暴涨192%!FPGA第一股安路科技成功登陆科创板

    11月12日,上海安路信息科技股份有限公司(688107.SH,下称“安路科技”)正式登陆科创板。据悉,安路科技的发行价为26元/股。在“打新”不再“包赚不赔”的行情下,安路科技的首日股价表现坚挺,开盘报76元/股,涨幅为192.31%。截至午市收盘,安利科技报收68.9元/股,...

  • 可视化的片上网络(NoC)性能分析

    Achronix 最新基于台积电(TSMC)的7nm FinFET工艺的Speedster7t FPGA器件包含了革命性的新型二维片上网络(2D NoC)。2D NoC如同在FPGA可编程逻辑结构上运行的高速公路网络一样,为FPGA外部高速接口和内部可编程逻辑的数据传输提供了超高带宽。

  • 一种基于 FPGA 的处理器电源管理架构设计

    摘 要 :针对当前电源管理在处理器上的广泛应用需求,文中设计了一种处理器电源管理方案。方案弥补了当前处理器电源管理的短处,实现了对处理器电源的上电、掉电、节能等全方位控制管理。

  • Achronix和MoSys携手为5G无线和宽带网络加速提供解决方案

    联合解决方案可提供基于FPGA的、高速可编程的解决方案

  • 基于STM32的FPGA下载器USB Blaster

    众所周知,FPGA两大巨头:Xilinx和Altera,前几天我们分享了如何制作一款Xilinx的下载器:基于FT2232的低成本、开源的XilinxHS-2下载器,最终成品是这样的。图片今天我们分享一款基于STM32的AlteraFPGA下载器,3D效果图:.项目资料这个开源项...

  • 低功耗已是必然,换个角度细讲FPGA低功耗设计

    为增进大家对功耗的认识,本文将对FPGA低功耗设计予以介绍。

  • 细细讲解FPGA功耗,降低功耗有何好处?

    为增进大家对功耗的认识,本文将对FPGA的功耗组成,以及降低功耗带来的好处。

  • 智能家居远程控制的信息安全研究

    摘要:探讨了密钥管理技术的发展,分析了智能家居网络的特点,提出了一种基于标识认证的矩阵密钥管理方案。该方案无需第三方在线参与,可实现本地认证,从而极大地提高了网络的效率,确保了家居网络通信的安全与可信任性。通过以ZigBee网络构建智能家居网络,并以FPGA做信息签名与认证处理的方式证明了其方案的可行性。

  • 如何选择合适的电路保护

    所有行业的制造商都在不断推动提升高端性能,同时试图在此类创新与成熟可靠的解决方案之间达成平衡。设计人员面临着平衡设计复杂性、可靠性和成本这一困难任务。以一个电子保护子系统为例,受其特性限制,无法进行创新。这些系统保护敏感且成本高昂的下游电子器件(FPGA、ASIC和微处理器),这些器件都要求保证零故障。

    ADI
    2021-10-27
    电路保护 ADI FPGA